order_bg

produktiem

LCMXO2-256HC-4TG100C oriģināls un jauns ar konkurētspējīgu cenu noliktavā IC piegādātājs

Īss apraksts:

Sarežģītā programmējamā loģiskā ierīce (CPLD) ir lietojumprogrammai specifiska integrālā shēma (ASIC) LSI (liela mēroga integrālās shēmas) integrālajā shēmā.Tas ir piemērots intensīvai digitālās sistēmas projektēšanai, un tā aizkaves kontrole ir ērta.CPLD ir viena no visstraujāk augošajām ierīcēm integrētajās shēmās.
CPLD sastāvdaļas
CPLD ir sarežģīta programmējama loģikas ierīce ar liela mēroga un sarežģītu struktūru, kas pieder liela mēroga integrālo shēmu klāstam.

 


Produkta informācija

Produktu etiķetes

Produkta atribūti

Pbfree kods
RoHS kods
Daļas dzīves cikla kods Aktīvs
Ihs ražotājs LATTICE SEMICONDUCTOR CORP
Daļas pakotnes kods QFP
Iepakojuma apraksts LFQFP,
Pin skaits 100
Sasniedziet atbilstības kodu atbilstošs
ECCN kods EAR99
HTS kods 8542.39.00.01
Samacsys ražotājs Režģa pusvadītājs
Papildu funkcija DARBOJAS ARĪ PIE 3,3 V NOMINĀLĀ BAROŠANAS
JESD-30 kods S-PQFP-G100
JESD-609 kods e3
Garums 14 mm
Mitruma jutības līmenis 3
Īpašo ieeju skaits  
I/O līniju skaits  
Ievadu skaits 55
Izvadu skaits 55
Termināļu skaits 100
Darba temperatūra - Maks 85 °C
Darba temperatūra-Min  
Organizācija 0 IEEJAS, 0 I/O
Izvades funkcija JAUKTAS
Iepakojuma korpusa materiāls PLASTMASAS/EPOKSĪDS
Pakas kods LFQFP
Pakotnes ekvivalences kods TQFP100,.63SQ
Iepakojuma forma KVADRĀTS
Iepakojuma stils FLATPACK, ZEMA PROFILA, Smalks solis
Iepakošanas metode TRAY
Maksimālā pārplūdes temperatūra (Cel) 260
Barošanas avoti 2,5/3,3 V
Programmējams loģikas tips FLASH PLD
Pavairošanas aizkave 7,36 ns
Kvalifikācijas statuss Nav kvalificēts
Sēdvietas augstums-maks 1,6 mm
Barošanas spriegums - Maks 3,462 V
Barošanas spriegums-Min 2,375 V
Barošanas spriegums - Nom 2,5 V
Virsmas stiprinājums
Temperatūras pakāpe CITI
Termināļa apdare Matēta alva (Sn)
Termināļa forma KIJAS SPĀRNS
Termināļa laukums 0,5 mm
Termināla pozīcija QUAD
Time@Peak Reflow Temperature-Max (s) 30
Platums 14 mm

 

 

Produkta ievads

Sarežģītā programmējamā loģiskā ierīce (CPLD) ir lietojumprogrammai specifiska integrālā shēma (ASIC) LSI (liela mēroga integrālās shēmas) integrālajā shēmā.Tas ir piemērots intensīvai digitālās sistēmas projektēšanai, un tā aizkaves kontrole ir ērta.CPLD ir viena no visstraujāk augošajām ierīcēm integrētajās shēmās.

CPLD sastāvdaļas

CPLD ir sarežģīta programmējama loģikas ierīce ar liela mēroga un sarežģītu struktūru, kas pieder pie liela mērogaintegrālās shēmas.

CPLD ir piecas galvenās daļas: loģiskā masīva bloks, makro vienība, pagarināts produkta termiņš, programmējams vadu masīvs un I/O vadības bloks.

1. Loģiskā masīva bloks (LAB)

Loģiskā masīva bloks sastāv no 16 makro šūnu masīva, un vairākas LABS ir savienotas kopā ar programmējamu masīvu (PIA) un globālo kopni.

2. Makro vienība

MAX7000 sērijas makro vienība sastāv no trim funkcionālajiem blokiem: loģiskā masīva, produktu atlases matricas un programmējama reģistra.

3. Pagarināts produkta termiņš

Katras makro šūnas vienu produkta terminu var apgriezti nosūtīt atpakaļ uz loģisko masīvu.

4. Programmējams vadu masīvs PIA

Katru LAB var savienot, lai izveidotu nepieciešamo loģiku, izmantojot programmējamo vadu masīvu.Šī globālā kopne ir programmējams kanāls, kas var savienot jebkuru ierīces signāla avotu ar tā galamērķi.

5. I/O vadības bloks

I/O vadības bloks ļauj katru I/O tapu individuāli konfigurēt ievadei/izvadei un divvirzienu darbībai.

CPLD un FPGA salīdzinājums

Lai gan abiFPGAunCPLDir programmējamas ASIC ierīces, un tām ir daudz kopīgu īpašību, ņemot vērā CPLD un FPGA struktūras atšķirības, tām ir savas īpašības:

1.CPLD ir vairāk piemērots dažādu algoritmu un kombinatoriskās loģikas pabeigšanai, un FP GA ir vairāk piemērots secīgas loģikas pabeigšanai.Citiem vārdiem sakot, FPGA ir vairāk piemērota flip-flop bagātai struktūrai, savukārt CPLD ir vairāk piemērota flip-flop ierobežotai un produkta termiņiem bagātai struktūrai.

2. CPLD nepārtrauktā maršrutēšanas struktūra nosaka, ka tā laika aizkave ir vienmērīga un paredzama, savukārt FPGA segmentētā maršrutēšanas struktūra nosaka tās aizkaves neparedzamību.

3. FPGA programmēšanā ir lielāka elastība nekā CPLD.CPLD tiek programmēts, pārveidojot loģisko funkciju ar fiksētu iekšējo savienojuma shēmu, savukārt FPGA tiek programmēts, mainot iekšējā savienojuma vadu.FP GA var ieprogrammēt zem loģikas vārtiem, savukārt CPLD tiek ieprogrammēts zem loģiskā bloka.

4. FPGA integrācija ir augstāka nekā CPLD, un tai ir sarežģītāka vadu struktūra un loģiskā ieviešana.

5.CPLD ir ērtāk lietojams nekā FPGA.CPLD programmēšana, izmantojot E2PROM vai FASTFLASH tehnoloģiju, bez ārējās atmiņas mikroshēmas, ērti lietojams.Tomēr FPGA programmēšanas informācija ir jāsaglabā ārējā atmiņā, un lietošanas metode ir sarežģīta.

6. CPLDS ir ātrāki nekā FPgas, un tiem ir lielāka laika prognozējamība.Tas ir tāpēc, ka FPG ir vārtu līmeņa programmēšana un starp CLBS tiek pieņemti sadalīti starpsavienojumi, savukārt CPLDS ir loģiskā bloka līmeņa programmēšana, un to loģisko bloku savstarpējie savienojumi tiek apvienoti.

7. Programmēšanas veidā CPLD galvenokārt balstās uz E2PROM vai FLASH atmiņas programmēšanu, programmēšanas laiks līdz 10 000 reizēm, priekšrocība ir tāda, ka sistēma izslēdz programmēšanas informāciju.CPLD var iedalīt divās kategorijās: programmēšana programmētājā un programmēšana sistēmā.Lielākā daļa FPGA ir balstīta uz SRAM programmēšanu, programmēšanas informācija tiek zaudēta, kad sistēma tiek izslēgta, un programmēšanas dati ir jāieraksta atpakaļ SRAM no ārpuses katru reizi, kad ierīce tiek ieslēgta.Tās priekšrocība ir tā, ka to var ieprogrammēt jebkurā laikā, un to var ātri ieprogrammēt darbā, lai panāktu dinamisku konfigurāciju dēļa un sistēmas līmenī.

8. CPLD konfidencialitāte ir laba, FPGA konfidencialitāte ir slikta.

9. Kopumā CPLD enerģijas patēriņš ir lielāks nekā FPGA, un jo augstāka ir integrācijas pakāpe, jo acīmredzamāks.


  • Iepriekšējais:
  • Nākamais:

  • Uzrakstiet savu ziņu šeit un nosūtiet to mums