10AX115H2F34E2SG FPGA Arria® 10 GX Family 1150000 šūnas 20nm tehnoloģija 0,9V 1152-Pin FC-FBGA
Produkta tehniskās specifikācijas
ES RoHS | Atbilstoši |
ECCN (ASV) | 3A991 |
Daļas statuss | Aktīvs |
HTS | 8542.39.00.01 |
SVHC | Jā |
SVHC pārsniedz slieksni | Jā |
Automašīna | No |
PPAP | No |
Uzvārds | Arria® 10 GX |
Procesu tehnoloģija | 20nm |
Lietotāja I/Os | 504 |
Reģistru skaits | 1708800 |
Darba barošanas spriegums (V) | 0.9 |
Loģiskie elementi | 1150000 |
Reizinātāju skaits | 3036 (18x19) |
Programmas atmiņas veids | SRAM |
Iegultā atmiņa (Kbit) | 54260 |
Kopējais bloka RAM skaits | 2713 |
EMAC | 3 |
Ierīces loģiskās vienības | 1150000 |
Ierīce DLL/PLL skaits | 32 |
Raiduztvērēja kanāli | 96 |
Raiduztvērēja ātrums (Gbps) | 17.4 |
Īpašs DSP | 1518. gads |
PCIe | 4 |
Programmējamība | Jā |
Pārprogrammējamības atbalsts | Jā |
Aizsardzība pret kopēšanu | Jā |
Programmējamība sistēmā | Jā |
Ātruma pakāpe | 2 |
Viena gala I/O standarti | LVTTL|LVCMOS |
Ārējās atmiņas interfeiss | DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM |
Minimālais darba barošanas spriegums (V) | 0,87 |
Maksimālais darba barošanas spriegums (V) | 0,93 |
I/O spriegums (V) | 1,2|1,25|1,35|1,5|1,8|2,5|3 |
Minimālā darba temperatūra (°C) | 0 |
Maksimālā darba temperatūra (°C) | 100 |
Piegādātāja temperatūras pakāpe | Pagarināts |
Tirdzniecības nosaukums | Ārija |
Montāža | Virsmas stiprinājums |
Iepakojuma augstums | 2.95 |
Iepakojuma platums | 35 |
Iepakojuma garums | 35 |
PCB mainīts | 1152 |
Standarta pakotnes nosaukums | BGA |
Piegādātāju pakete | FC-FBGA |
Pin skaits | 1152 |
Svina forma | Bumba |
Atšķirība un saistība starp FPGA un CPLD
1. FPGA definīcija un raksturlielumi
FPGApieņem jaunu koncepciju, ko sauc par loģisko šūnu masīvu (LCA) un konfigurējamo loģisko bloku (CLB) un ievades izvades (IOB) bloku un starpsavienojumu.Konfigurējamais loģikas modulis ir pamata vienība lietotāja funkciju īstenošanai, kas parasti tiek sakārtota masīvā un izkliedē visu mikroshēmu.Ievades-izejas modulis IOB pabeidz saskarni starp mikroshēmas loģiku un ārējo pakotnes tapu, un parasti tas ir izvietots ap mikroshēmu masīvu.Iekšējā elektroinstalācija sastāv no dažāda garuma vadu segmentiem un dažiem programmējamiem savienojuma slēdžiem, kas savieno dažādus programmējamos loģiskos blokus vai I/O blokus, veidojot ķēdi ar noteiktu funkciju.
FPGA pamatfunkcijas ir:
- Izmantojot FPGA, lai izstrādātu ASIC ķēdi, lietotājiem nav jāprojektē ražošana, viņi var iegūt piemērotu mikroshēmu;
- FPGA var izmantot kā citu pilnībā pielāgotu vai daļēji pielāgotu izmēģinājuma parauguASIC shēmas;
- FPGA ir daudz trigeru un I/O kontaktu;
- FPGA ir viena no ierīcēm ar īsāko konstrukcijas ciklu, zemākajām izstrādes izmaksām un zemāko risku ASIC shēmā.
- FPGA izmanto ātrgaitas CHMOS procesu, zemu enerģijas patēriņu un var būt saderīgs ar CMOS un TTL līmeņiem.
2, CPLD definīcija un raksturlielumi
CPLDgalvenokārt sastāv no programmējamas loģiskās makrošūnas (LMC) ap programmējamās starpsavienojuma matricas vienības centru, kurā LMC loģiskā struktūra ir sarežģītāka un kurai ir sarežģīta I/O vienības savstarpējās savienojuma struktūra, ko lietotājs var ģenerēt saskaņā ar konkrētās ķēdes struktūras vajadzībām, lai izpildītu noteiktas funkcijas.Tā kā loģiskie bloki ir savstarpēji savienoti ar fiksēta garuma metāla vadiem CPLD, projektētajai loģiskajai shēmai ir laika paredzamība un tiek novērsts trūkums, kas saistīts ar nepilnīgas segmentētās starpsavienojuma struktūras laika prognozēšanu.Deviņdesmitajos gados CPLD attīstījās straujāk ne tikai ar elektriskās dzēšanas īpašībām, bet arī ar tādām uzlabotām funkcijām kā malu skenēšana un tiešsaistes programmēšana.
CPLD programmēšanas īpašības ir šādas:
- Loģiskie un atmiņas resursi ir bagātīgi (Cypress De1ta 39K200 ir vairāk nekā 480 Kb RAM);
- Elastīgs laika noteikšanas modelis ar liekiem maršrutēšanas resursiem;
- Elastīgi mainīt tapas izvadi;
- Var uzstādīt sistēmā un pārprogrammēt;
- Liels I/O vienību skaits;
3. Atšķirības un savienojumi starp FPGA un CPLD
CPLD ir sarežģītas programmējamas loģikas ierīces saīsinājums, FPGA ir lauka programmējamo vārtu masīva saīsinājums, abu funkcija būtībā ir vienāda, taču ieviešanas princips ir nedaudz atšķirīgs, tāpēc dažreiz mēs varam ignorēt atšķirību starp abiem kolektīvi. sauc par programmējamu loģisko ierīci vai CPLD/FPGA.Ir vairāki uzņēmumi, kas ražo CPLD/FPG, no kuriem trīs lielākie ir ALTERA, XILINX un LAT-TICE.CPLD sadalīšanās kombinatoriskās loģikas funkcija ir ļoti spēcīga, makro vienība var sadalīt duci vai pat vairāk nekā 20-30 kombinatoriskās loģikas ievades.Tomēr FPGA LUT var apstrādāt tikai 4 ieeju kombinēto loģiku, tāpēc CPLD ir piemērots sarežģītas kombinācijas loģikas, piemēram, dekodēšanas, projektēšanai.Tomēr FPGA ražošanas process nosaka, ka FPGA mikroshēmā ietverto LUT un trigeru skaits ir ļoti liels, bieži vien tūkstošiem tūkstošu, CPLD parasti var sasniegt tikai 512 loģiskās vienības, un, ja mikroshēmas cena tiek dalīta ar loģisko vienību skaitu. vienībām, FPGA vidējās loģiskās vienības izmaksas ir daudz zemākas nekā CPLD.Tātad, ja dizainā tiek izmantots liels skaits trigeru, piemēram, sarežģītas laika loģikas izstrāde, FPGA izmantošana ir laba izvēle.
Lai gan gan FPGA, gan CPLD ir programmējamas ASIC ierīces un tām ir daudz kopīgu raksturlielumu, CPLD un FPGA struktūras atšķirību dēļ tām ir savas īpašības:
- CPLD ir vairāk piemērots dažādu algoritmu un kombinatoriskās loģikas pabeigšanai, un FPGA ir vairāk piemērots secīgas loģikas pabeigšanai.Citiem vārdiem sakot, FPGA ir vairāk piemērota flip-flop bagātai struktūrai, savukārt CPLD ir vairāk piemērota flip-flop ierobežotai un produkta termiņiem bagātai struktūrai.
- CPLD nepārtrauktā maršrutēšanas struktūra nosaka, ka tā laika aizkave ir vienmērīga un paredzama, savukārt FPGA segmentētā maršrutēšanas struktūra nosaka, ka tā aizkave ir neparedzama.
- Programmēšanā FPGA ir lielāka elastība nekā CPLD.
- CPLD tiek programmēts, mainot fiksētas iekšējās ķēdes loģisko funkciju, savukārt FPGA tiek programmēts, mainot iekšējā savienojuma vadu.
- Fpgas var ieprogrammēt zem loģiskajiem vārtiem, savukārt CPLDS tiek ieprogrammēti saskaņā ar loģiskajiem blokiem.
- FPGA ir vairāk integrēta nekā CPLD, un tai ir sarežģītāka vadu struktūra un loģikas ieviešana.
Kopumā CPLD enerģijas patēriņš ir lielāks nekā FPGA, un jo augstāka ir integrācijas pakāpe, jo acīmredzamāks.