XC2C256-7TQG144C QFP144 xilinx mikroshēmas 1.8V Ieejas-izejas daudzums 118 FLASH PLD IC elektronisks
Produkta atribūti
VEIDS | APRAKSTS | ATLASĪT |
Kategorija | Integrētās shēmas (IC) |
|
Mfr | AMD Xilinx |
|
sērija | CoolRunner II |
|
Iepakojums | Paplāte |
|
Produkta statuss | Aktīvs |
|
Programmējams tips | Programmējamā sistēmā |
|
Aizkaves laiks tpd(1) Maks | 6,7 ns |
|
Sprieguma padeve – iekšēja | 1,7 V ~ 1,9 V |
|
Loģisko elementu/bloku skaits | 16 |
|
Makrošūnu skaits | 256 |
|
Vārtu skaits | 6000 |
|
I/O skaits | 118 |
|
Darbības temperatūra | 0°C ~ 70°C (TA) |
|
Montāžas veids | Virsmas stiprinājums |
|
Iepakojums / futrālis | 144-LQFP |
|
Piegādātāja ierīču pakete | 144 TQFP (20 × 20) |
|
Pamatprodukta numurs | XC2C256 |
|
Ziņot par produkta informācijas kļūdu
Skatīt līdzīgus
Dokumenti un mediji
RESURSA VEIDS | SAITE |
Datu lapas | XC2C256 datu lapa |
Vides informācija | Xilinx RoHS sertifikāts |
Piedāvātais produkts | CoolRunner™-II CPLD |
PCN montāža/izcelsme | Mult Dev LeadFrame izmaiņas, 29.10.2018 |
HTML datu lapa | XC2C256 datu lapa |
Vides un eksporta klasifikācijas
ATTRIBŪTS | APRAKSTS |
RoHS statuss | Saderīgs ar ROHS3 |
Mitruma jutības līmenis (MSL) | 3 (168 stundas) |
REACH statuss | REACH Neietekmē |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Sarežģīta programmējama loģiskā ierīce (CPLD) ir loģiska ierīce ar pilnībā programmējamiem UN/VAI masīviem un makrošūnām.Makrošūnas ir galvenie CPLD veidošanas bloki, kas satur sarežģītas loģikas operācijas un loģiku disjunktīvu normālu formu izteiksmju ieviešanai.UN/VAI masīvi ir pilnībā pārprogrammējami un atbildīgi par dažādu loģisko funkciju veikšanu.Makrošūnas var definēt arī kā funkcionālus blokus, kas atbild par secīgas vai kombinatoriskas loģikas izpildi.
Sarežģīta programmējama loģikas ierīce ir novatorisks produkts salīdzinājumā ar iepriekšējām loģikas ierīcēm, piemēram, programmējamiem loģikas masīviem (PLA) un programmējamo masīvu loģiku (PAL).Iepriekšējās loģiskās ierīces nebija programmējamas, tāpēc loģika tika izveidota, apvienojot vairākas loģiskās mikroshēmas.CPLD ir sarežģīta starp PAL un lauka programmējamo vārtu masīviem (FPGA).Tam ir arī PAL un FPGA arhitektūras iezīmes.Galvenā arhitektoniskā atšķirība starp CPLD un FPGA ir tā, ka FPGA ir balstītas uz uzmeklēšanas tabulām, savukārt CPLD ir balstītas uz vārtu jūru.
CPLD un FPGA kopīgās iezīmes ir tādas, ka tiem abiem ir liels vārtu skaits un elastīgi loģikas noteikumi.Tā kā kopīgas iezīmes starp CPLD un PAL ietver nemainīgu konfigurācijas atmiņu.CPLD ir līderi programmējamo loģisko ierīču tirgū, kam ir vairākas priekšrocības, piemēram, uzlabota programmēšana, zemas izmaksas, tās ir nepastāvīgas un viegli lietojamas.
Asarežģīta programmējama loģikas ierīce(CPLD) irprogrammējama loģiskā ierīcear sarežģītību starpPALunFPGA, un abu arhitektūras iezīmes.CPLD galvenais pamatelements ir amakrošūna, kas satur loģikas ieviešanudisjunktīva normālā formaizteiksmes un specializētākas loģiskās darbības.
Iespējas[rediģēt]
Dažas no CPLD funkcijām ir kopīgas arPAL:
- Nepārtraukta konfigurācijas atmiņa.Atšķirībā no daudziem FPGA, ārēja konfigurācijaROMnav nepieciešama, un CPLD var darboties uzreiz pēc sistēmas palaišanas.
- Daudzām mantotajām CPLD ierīcēm maršrutēšana nosaka, ka lielākajai daļai loģisko bloku ievades un izvades signāli ir savienoti ar ārējiem kontaktiem, tādējādi samazinot iespējas iekšējā stāvokļa glabāšanai un dziļi slāņotai loģikai.Tas parasti nav faktors lielākiem CPLD un jaunākām CPLD produktu saimēm.
Citas funkcijas ir kopīgas arFPGA:
- Pieejams liels skaits vārtu.CPLD parasti ir līdzvērtīgi tūkstošiem līdz desmitiem tūkstošuloģikas vārti, kas ļauj realizēt vidēji sarežģītas datu apstrādes iekārtas.PAL parasti ir ne vairāk kā daži simti vārtu ekvivalentu, savukārt FPGA parasti svārstās no desmitiem tūkstošu līdz vairākiem miljoniem.
- Daži noteikumi loģikai elastīgāki nekāprodukta summaizteiksmes, tostarp sarežģīti atgriezeniskās saites ceļi starp makro šūnām un specializēta loģika dažādu bieži lietotu funkciju ieviešanai, piemēram,vesels skaitlis aritmētika.
Visievērojamākā atšķirība starp lielu CPLD un mazu FPGA ir mikroshēmā esošās nemainīgās atmiņas klātbūtne CPLD, kas ļauj CPLD izmantot "sāknēšanas ielādētājs” funkcijas, pirms vadības nodošanas citām ierīcēm, kurām nav savas pastāvīgās programmu krātuves.Labs piemērs ir gadījums, kad CPLD tiek izmantots, lai ielādētu FPGA konfigurācijas datus no nemainīgas atmiņas.[1]
Atšķirības[rediģēt]
CPLD bija evolūcijas solis no vēl mazākām ierīcēm, kas bija pirms tām,PLA(pirmais nosūtījaSignētika), unPAL.Tie savukārt bija pirmsstandarta loģikaprodukti, kas nepiedāvā programmējamību un tika izmantoti loģisko funkciju veidošanai, fiziski savienojot kopā vairākas standarta loģiskās mikroshēmas (vai simtiem to) (parasti ar vadiem uz iespiedshēmas plates vai platēm, bet dažreiz, īpaši prototipēšanai, izmantojotstiepļu aptinumselektroinstalācija).
Galvenā atšķirība starp FPGA un CPLD ierīču arhitektūru ir tāda, ka CPLD ir iekšēji balstītiuzmeklēšanas tabulas(LUT), kamēr izmanto FPGAloģikas bloki.