Jauna un oriģināla LCMXO2-2000HC-4TG144C Integrētā shēma
Produkta atribūti
VEIDS | APRAKSTS |
Kategorija | Integrētās shēmas (IC)Iegultie — FPGA (laukā programmējamo vārtu masīvs) |
Mfr | Režģa pusvadītāju korporācija |
sērija | MachXO2 |
Iepakojums | Paplāte |
Produkta statuss | Aktīvs |
LAB/CLB skaits | 264 |
Loģisko elementu/šūnu skaits | 2112. gads |
Kopējie RAM biti | 75776 |
I/O skaits | 111 |
Spriegums - barošana | 2,375 V ~ 3,465 V |
Montāžas veids | Virsmas stiprinājums |
Darbības temperatūra | 0°C ~ 85°C (TJ) |
Iepakojums / futrālis | 144-LQFP |
Piegādātāja ierīču pakete | 144 TQFP (20 x 20) |
Pamatprodukta numurs | LCMXO2-2000 |
SPQ | 60/gab |
Ievads
Laukā programmējamu vārtu masīvs, kas ir tālākas attīstības produkts, pamatojoties uz programmējamām ierīcēm, piemēram, PAL, GAL, CPLD un tā tālāk.Tā parādās kā daļēji pielāgota shēma lietojumprogrammām specifisko integrēto shēmu (ASIC) jomā, kas ne tikai atrisina pielāgoto shēmu trūkumus, bet arī novērš ierobežotā skaita oriģinālo programmējamo ierīču vārtu ķēdes trūkumus.
Darba princips
FPGA izmanto jaunu loģisko šūnu masīva LCA (Logic Cell Array) koncepciju, kas ietver trīs daļas: konfigurējamu loģisko moduli CLB, izejas ievades moduli IOB (Input Output Block) un iekšējo savienojumu (Interconnect).FPGA pamatfunkcijas ir:
1) Izmantojot FPGA, lai izstrādātu ASIC shēmas, lietotājiem nav jāražo mikroshēmas, lai iegūtu piemērotu mikroshēmu.
2) FPGA var izmantot kā citu pilnībā pielāgotu vai daļēji pielāgotu ASIC shēmu izmēģinājuma paraugu.
3) FPGA iekšpusē ir daudz flip-flops un I/O kontaktu.
4) FPGA ir viena no ierīcēm ar īsāko konstrukcijas ciklu, zemākajām izstrādes izmaksām un zemāko risku ASIC shēmā.
5) FPGA izmanto ātrgaitas CHMOS procesu, zemu enerģijas patēriņu un var būt saderīgs ar CMOS un TTL līmeņiem.
Var teikt, ka FPGA mikroshēmas ir viena no labākajām izvēlēm mazo partiju sistēmām, lai uzlabotu sistēmas integrāciju un uzticamību.
FPGA ieprogrammē programma, kas tiek saglabāta mikroshēmas RAM, lai iestatītu tā darbības stāvokli, tāpēc, strādājot, mikroshēmas RAM ir jāieprogrammē.Lietotāji var izmantot dažādas programmēšanas metodes atbilstoši dažādiem konfigurācijas režīmiem.
Ieslēdzot barošanu, FPGA mikroshēma nolasa datus no EPROM uz mikroshēmas programmēšanas operatīvo atmiņu, un pēc konfigurācijas pabeigšanas FPGA pāriet darba stāvoklī.Pēc strāvas zuduma FPGA atgriežas baltās loksnēs, un iekšējās loģiskās attiecības pazūd, tāpēc FPGA var izmantot atkārtoti.FPGA programmēšanai nav nepieciešams īpašs FPGA programmētājs, tikai vispārēja lietojuma EPROM un PROM programmētājs.Ja jums ir jāmaina FPGA funkcija, vienkārši mainiet EPROM.Tādā veidā viens un tas pats FPGA, dažādi programmēšanas dati, var radīt dažādas ķēdes funkcijas.Tāpēc FPGA izmantošana ir ļoti elastīga.
Konfigurācijas režīmi
FPGA ir dažādi konfigurācijas režīmi: paralēlais galvenais režīms ir FPGA plus EPROM;Master-slave režīms var atbalstīt vienu PIECE PROM programmēšanu vairākām FPGA;Seriālo režīmu var ieprogrammēt ar seriālo PROM FPGA;Perifērijas režīms ļauj FPGA izmantot kā mikroprocesora perifērijas ierīci, ko ieprogrammē mikroprocesors.
Tādas problēmas kā ātra laika slēgšana, enerģijas patēriņa un izmaksu samazināšana, pulksteņa pārvaldības optimizēšana un FPGA un PCB dizaina sarežģītības samazināšana vienmēr ir bijušas galvenās problēmas sistēmu projektēšanas inženieriem, kuri izmanto FPGA.Mūsdienās, kad FPGA virzās uz lielāku blīvumu, lielāku jaudu, mazāku enerģijas patēriņu un lielāku IP integrāciju, sistēmu projektēšanas inženieri gūst labumu no šīs izcilās veiktspējas, vienlaikus saskaroties ar jauniem dizaina izaicinājumiem, ko rada FPGA vēl nepieredzētie rādītāji un iespējas.