Logic & Flip Flops-SN74LVC74APWR
Produkta atribūti
|
Dokumenti un mediji
RESURSA VEIDS | SAITE |
Datu lapas | SN54LVC74A, SN74LVC74A |
Piedāvātais produkts | Analogie risinājumi |
PCN iepakojums | Reel 10/Jul/2018 |
HTML datu lapa | SN54LVC74A, SN74LVC74A |
EDA modeļi | SnapEDA SN74LVC74APWR |
Vides un eksporta klasifikācijas
ATTRIBŪTS | APRAKSTS |
RoHS statuss | Saderīgs ar ROHS3 |
Mitruma jutības līmenis (MSL) | 1 (neierobežots) |
REACH statuss | REACH Neietekmē |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Flip-Flop un aizbīdnis
Flip-FlopunAizbīdnisir izplatītas digitālās elektroniskās ierīces ar diviem stabiliem stāvokļiem, ko var izmantot informācijas glabāšanai, un viens flip-flop vai aizbīdnis var uzglabāt 1 bitu informācijas.
Flip-Flop (saīsināts kā FF), pazīstams arī kā bistable vārti, kas pazīstams arī kā bistable flip-flop, ir digitālā loģiskā shēma, kas var darboties divos stāvokļos.Flip-flops paliek savā stāvoklī, līdz saņem ievades impulsu, kas pazīstams arī kā sprūda.Kad tiek saņemts ieejas impulss, flip-flop izvade maina stāvokli saskaņā ar noteikumiem un pēc tam paliek šajā stāvoklī, līdz tiek saņemts cits trigeris.
Slēdzene, jutīga pret impulsa līmeni, maina stāvokli zem pulksteņa impulsa līmeņa, fiksators ir līmeņa iedarbināta glabāšanas vienība, un datu glabāšanas darbība ir atkarīga no ieejas signāla līmeņa vērtības tikai tad, kad fiksators atrodas iespējotā stāvoklī, izvade mainīsies līdz ar datu ievadi.Fiksators atšķiras no flip-flop, tas nav datu fiksators, signāls izejā mainās līdz ar ieejas signālu, tāpat kā signāls, kas iet caur buferi;kad fiksatora signāls darbojas kā fiksators, dati tiek bloķēti un ievades signāls nedarbojas.Aizbīdni sauc arī par caurspīdīgu fiksatoru, kas nozīmē, ka izvade ir caurspīdīga ieejai, kad tā nav aizslēgta.
Atšķirība starp aizbīdni un flip-flop
Fiksators un flip-flop ir bināras atmiņas ierīces ar atmiņas funkciju, kas ir viena no pamata ierīcēm dažādu laika loģisko ķēžu izveidošanai.Atšķirība ir: fiksators ir saistīts ar visiem tā ieejas signāliem, mainoties ieejas signālam, mainās fiksators, nav pulksteņa spailes;flip-flop tiek kontrolēts ar pulksteni, tikai tad, kad pulkstenis tiek iedarbināts, lai ņemtu paraugu no pašreizējās ieejas, ģenerē izvadi.Protams, tā kā gan fiksators, gan flip-flop ir laika loģika, izvade ir saistīta ne tikai ar pašreizējo ievadi, bet arī ar iepriekšējo izvadi.
1. fiksatoru iedarbina līmenis, nevis sinhronā vadība.DFF iedarbina pulksteņa mala un sinhronā vadība.
2、fiksators ir jutīgs pret ievades līmeni, un to ietekmē vadu aizkave, tāpēc ir grūti nodrošināt, ka izvade nerada urbumus;DFF ir mazāka iespēja radīt urbumus.
3. Ja izmantojat aizvaru shēmas, lai izveidotu fiksatoru un DFF, fiksators patērē mazāk vārtu resursu nekā DFF, kas ir labāka vieta fiksatoram nekā DFF.Tāpēc ASIC fiksatora izmantošanas integrācija ir augstāka nekā DFF, bet otrādi ir FPGA, jo FPGA nav standarta fiksatora vienības, bet ir DFF vienība, un LATCH ir nepieciešams vairāk nekā viens LE.fiksators tiek aktivizēts līmenī, kas ir līdzvērtīgs iespējošanas beigām, un pēc aktivizēšanas (iespējošanas līmeņa brīdī) ir līdzvērtīgs vadam, kas mainās ar Izvade mainās atkarībā no izejas.Neiespējotā stāvoklī ir saglabāt sākotnējo signālu, ko var redzēt un flip-flop atšķirība, patiesībā daudzas reizes aizbīdnis neaizstāj ff.
4, fiksators kļūs ārkārtīgi sarežģīta statiskā laika analīze.
5, pašlaik fiksators tiek izmantots tikai ļoti augstas klases shēmās, piemēram, Intel P4 CPU.FPGA ir fiksatora vienība, reģistra vienību var konfigurēt kā fiksatoru, xilinx v2p rokasgrāmatā tiks konfigurēta kā reģistra/fiksatora vienība, pielikums ir xilinx pusšķēles struktūras diagramma.Citi modeļi un ražotāji FPGA negāja pārbaudīt.-- Personīgi es domāju, ka xilinx spēj tieši saskaņot altera, var būt lielākas problēmas, lai veiktu dažus LE, tomēr, nevis xilinx ierīci, katru šķēli var tā konfigurēt, altera vienīgajam DDR interfeisam ir īpaša fiksatora vienība, parasti tikai fiksatora konstrukcijā tiks izmantota ātrgaitas ķēde.Altera LE nav fiksatora struktūras, un pārbaudiet sp3 un sp2e, un citus, kas nav jāpārbauda, rokasgrāmatā teikts, ka šī konfigurācija tiek atbalstīta.Izteiciens wangdian par altera ir pareizs, altera's ff nevar konfigurēt fiksēšanai, tas izmanto uzmeklēšanas tabulu, lai ieviestu fiksatoru.
Vispārējais dizaina noteikums ir šāds: izvairieties no aizbīdņa lielākajā daļā dizainu.tas ļaus jums izstrādāt laiku, ir pabeigts, un tas ir ļoti slēpts, ne-veterāns nevar atrast.fiksators lielākais apdraudējums ir nefiltrēt urbumus.Tas ir ārkārtīgi bīstami ķēdes nākamajam līmenim.Tāpēc, kamēr jūs varat izmantot D flip-flop vietu, neizmantojiet aizbīdni.