(Elektroniskie komponenti) 5V927PGGI8
Produkta atribūti
VEIDS | APRAKSTS |
Kategorija | Integrētās shēmas (IC) |
Mfr | Renesas Electronics America Inc |
sērija | - |
Iepakojums | Lente un spole (TR) |
Produkta statuss | Novecojis |
Tips | Pulksteņu ģenerators |
PLL | Jā ar apvedceļu |
Ievade | LVTTL, Kristāls |
Izvade | LVTTL |
Ķēžu skaits | 1 |
Attiecība – ievade: izvade | 2:4 |
Diferenciālis – ieeja: izeja | Nē nē |
Frekvence - maks | 160MHz |
Dalītājs/reizinātājs | Jā nē |
Spriegums – barošana | 3V ~ 3,6V |
Darbības temperatūra | -40°C ~ 85°C |
Montāžas veids | Virsmas stiprinājums |
Iepakojums / futrālis | 16 TSSOP (0,173 collas, 4,40 mm platums) |
Piegādātāja ierīču pakete | 16-TSSOP |
Pamatprodukta numurs | IDT5V927 |
Dokumenti un mediji
RESURSA VEIDS | SAITE |
Datu lapas | IDT5V927 |
PCN novecošanās/ EOL | Pārskatīts 2013. gada 23. decembrī |
HTML datu lapa | IDT5V927 |
Vides un eksporta klasifikācijas
ATTRIBŪTS | APRAKSTS |
Mitruma jutības līmenis (MSL) | 1 (neierobežots) |
REACH statuss | REACH Neietekmē |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Papildu resursi
ATTRIBŪTS | APRAKSTS |
Citi vārdi | 5V927PGGI8 |
Standarta pakotne | 4000 |
Produkta informācija
24 BITU DIGITĀLAIS SIGNĀLU PROCESORS
Motorola DSP56307, kas ir programmējamo digitālo signālu procesoru (DSP) saimes DSP56300 dalībnieks, atbalsta bezvadu infrastruktūras lietojumprogrammas ar vispārīgām filtrēšanas darbībām.Mikroshēmā iebūvētais uzlabotais filtra kopprocesors (EFCOP) apstrādā filtru algoritmus paralēli pamata darbībai, tādējādi palielinot kopējo DSP veiktspēju un efektivitāti.Tāpat kā citi ģimenes locekļi, arī DSP56307 izmanto augstas veiktspējas, viena pulksteņa cikla vienā instrukcijā dzinēju (saderīgs ar Motorola populāro DSP56000 kodolu), cilindra pārslēdzēju, 24 bitu adresēšanu, instrukciju kešatmiņu un tiešās atmiņas piekļuves kontrolieris, kā parādīts 1. attēlā. DSP56307 nodrošina veiktspēju ar 100 miljoniem instrukciju (MIPS) sekundē, izmantojot iekšējo 100 MHz pulksteni ar 2,5 voltu kodolu un neatkarīgu 3,3 voltu ieejas/izejas jaudu.
Pārskats
Izmantojot otrās paaudzes ASMBL (Advanced Silicon Modular Block) kolonnu arhitektūru, XC5VLX330T-3FFG1738I ietver piecas atšķirīgas platformas (apakšģimenes), kas ir lielākā izvēle, ko piedāvā jebkura FPGA saime.Katra platforma satur atšķirīgu funkciju attiecību, lai apmierinātu dažādu uzlaboto loģisko dizainu vajadzības.Papildus vismodernākajam, augstas veiktspējas loģikas audumam, XC5VLX330T-3FFG1738I FPGA satur daudz cietā IP sistēmas līmeņa bloku, tostarp jaudīgu 36 Kbit bloku RAM/FIFO, otrās paaudzes 25 x 18 DSP šķēles, Select IO tehnoloģiju ar iebūvētu digitāli kontrolētā pretestībā, Chip Sync avota-sinhronās saskarnes blokos, sistēmas monitora funkcionalitātē,
IESPĒJAS
Augstas veiktspējas DSP56300 kodols
● 100 miljoni instrukciju sekundē (MIPS) ar 100 MHz pulksteni ar 2,5 V kodolu un 3,3 VI/O
● Objekta kods, kas ir saderīgs ar DSP56000 kodolu
● Ļoti paralēla instrukciju kopa
● Datu aritmētiskā loģiskā vienība (ALU)
- Pilnībā konveijera 24 x 24 bitu paralēlais reizinātājs-akumulators
- 56 bitu paralēlais stobra pārslēdzējs (ātra pārslēgšana un normalizācija; bitu straumes ģenerēšana un parsēšana)
- Nosacīti ALU norādījumi
- 24 bitu vai 16 bitu aritmētiskais atbalsts programmatūras kontrolē
● Programmas vadības bloks (PCU)
- Pozīcijas neatkarīgā koda (PIC) atbalsts
- Adresācijas režīmi, kas optimizēti DSP lietojumprogrammām (tostarp tūlītējas nobīdes)
- Mikroshēmā iebūvēts instrukciju kešatmiņas kontrolieris
- Mikroshēmas atmiņas paplašināms aparatūras steks
- Ligzdotas aparatūras DO cilpas
- Ātri automātiskās atgriešanas pārtraukumi
● Tiešā piekļuve atmiņai (DMA)
- Seši DMA kanāli, kas atbalsta iekšējo un ārējo piekļuvi
- vienas, divu un trīsdimensiju pārsūtīšana (ieskaitot apļveida buferizāciju)
- Bloka beigu pārsūtīšanas pārtraukumi
- Iedarbināšana no pārtraukumu līnijām un visām perifērijas ierīcēm
● Fāzu bloķēšanas cilpa (PLL)
- Ļauj mainīt mazjaudas dalīšanas koeficientu (DF), nezaudējot bloķēšanu
- Izejas pulkstenis ar šķībuma novēršanu
● Aparatūras atkļūdošanas atbalsts
- On-Chip Emulation (On CE) modulis
- Apvienotās pārbaudes darbības grupas (JTAG) testa piekļuves ports (TAP)
- Adreses izsekošanas režīms atspoguļo iekšējās programmas RAM piekļuves ārējā portā